DSP+FPGA的机载总线接口板研究

网友投稿 240 2022-10-29

DSP+FPGA的机载总线接口板研究

1 ARINC429总线简介

图1 429信号及电平转换后的波形

2 系统总体方案

图2 接口板硬件结构图

3 硬件电路设计

3.1 调制解调电路设计

3.2 FPGA内部逻辑设计

接收部分的主要作用是通过串/并转换将串行数据转换为32位并行数据,并对收到的数据自动实行差错控制。对于字间隔、位间隔出错等错误能进行自动检测,若无错误,则将数据分两次送至DSP的16位数据总线上,以供读取。接收模块结构框图如图3所示。

图3 接收模块结构框图

版权声明:本文内容由网络用户投稿,版权归原作者所有,本站不拥有其著作权,亦不承担相应法律责任。如果您发现本站中有涉嫌抄袭或描述失实的内容,请联系我们jiasou666@gmail.com 处理,核实后本网站将在24小时内删除侵权内容。

上一篇:第二十六章 九析带你轻松完爆 Istio - k8s 流量进入集群之 NodePort
下一篇:springMVC不扫描controller中的方法问题
相关文章

 发表评论

暂时没有评论,来抢沙发吧~