ADI时钟抖动衰减器优化JESD204B串行接口功能

网友投稿 278 2022-11-06

ADI时钟抖动衰减器优化JESD204B串行接口功能

HMC7044时钟抖动衰减器主要特性

支持JEDEC JESD204B

超低均方根抖动:50 fs(12 KHz至20 MHz,典型值)

噪底:-162 dBc/Hz (245.76 MHz)

低相位噪声:《-142 dBc/Hz(800 kHz至983.04 MHz输出频率)

PLL2提供多达14路差分器件时钟

支持最高5 GHz的外部VCO输入

片内稳压器提供出色的PSRR

报价与供货

版权声明:本文内容由网络用户投稿,版权归原作者所有,本站不拥有其著作权,亦不承担相应法律责任。如果您发现本站中有涉嫌抄袭或描述失实的内容,请联系我们jiasou666@gmail.com 处理,核实后本网站将在24小时内删除侵权内容。

上一篇:分析:表面电容式触摸技术为何能推动人机接口的新革命?
下一篇:计算机的数制和IP地址
相关文章

 发表评论

暂时没有评论,来抢沙发吧~