【ZYNQ Ultrascale+ MPSOC FPGA教程】第十二章RS422实验

网友投稿 321 2022-11-16

【ZYNQ Ultrascale+ MPSOC FPGA教程】第十二章RS422实验

适用于板卡型号:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EG

RS422接口部分原理图

1. 程序设计

2. 实验测试

RS422的接口部分是差分的信号,共四根信号线,两根发送TXD+和TXD-,对应Y和Z,两根接收RXD+和RXD-,对应A和B。

版权声明:本文内容由网络用户投稿,版权归原作者所有,本站不拥有其著作权,亦不承担相应法律责任。如果您发现本站中有涉嫌抄袭或描述失实的内容,请联系我们jiasou666@gmail.com 处理,核实后本网站将在24小时内删除侵权内容。

上一篇:【Go语言实战】 (16) gRPC 集成 ETCD 进行服务注册
下一篇:Java IO流—异常及捕获异常处理 try…catch…finally
相关文章

 发表评论

暂时没有评论,来抢沙发吧~